

A remplir obligatoirement par l'enseignant responsable du contrôle

Date: 25 octobre 2017

Contrôle de : Architecture des systèmes à microprocesseur

Durée: 2 heures

. 2 neures

non autorisés

Si oui : type(s) de documents autorisés :

Calculatrices alphanumériques : autorisées non autorisées

### A l'attention des élèves : rappels importants sur la discipline des examens

La présence à tous les examens est strictement obligatoire ; tout élève présent à une épreuve doit rendre une copie, même blanche, portant son nom, son prénom et la nature de l'épreuve.

Toute absence non justifiée est sanctionnée par un zéro.

Toute fraude ou tentative de fraude avérée est sanctionnée par un zéro à l'épreuve et portée à la connaissance de la direction des études qui pourra réunir le Conseil de Discipline. Les sanctions prises peuvent aller jusqu'à l'exclusion définitive du (des) élève(s) mis en cause.

Toute suspicion sur la régularité et le caractère équitable d'une épreuve est signalée à la direction des études qui pourra décider l'annulation de l'épreuve; tous les élèves concernés par l'épreuve sont alors convoqués à une épreuve de remplacement à une date fixée par le responsable d'année.

Merci de répondre sur l'énoncé (Des réponses brèves et précises)

# Exercice 1 : Généralités sur les microprocesseurs : (6 pts) (une seule réponse) Question 1 (½ pt) : types d'architectures :



- Les architectures de type Von Neumann ont des espaces mémoire code et données séparés.
- Les architectures de type Von Neumann disposent d'un même espace mémoire pour le code et les données.
- □ Les architectures de type Harvard disposent d'un seul registre d'adresses pour le code et pour les données.
- □ Les architectures de type Harvard disposent d'un même espace mémoire pour le code et les données.
- □ Les architectures de type Harvard disposent uniquement d'un registre d'adresses pour le code.

#### Question 2 (½ pt) : parmi les éléments suivants, lequel est fondamental pour le microprocesseur :

- L'Unité Arithmétique et Logique
- □ la mémoire cache
- □ Le décodeur d'adresses
- □ Les bus d'entrées sorties
- ☐ La mémoire RAM interne

#### Question 3 (1/2 pt): parmi les bus suivants, lequel est indispensable pour le microprocesseur :

- □ Le bus de code
- □ Le bus d'entrées sorties
- ☐ Le bus parallèle
- □ Le bus série

#### Question 4 (½ pt): la capacité d'adressage d'un microprocesseur correspond :

- ☐ Au nombre de bits de données que peut lire le microprocesseur
- Au nombre d'adresses différentes que peut gérer le microprocesseur
- Au nombre de bits d'adresses que peut lire le microprocesseur
- □ Au nombre de périphériques que peut gérer le microprocesseur
- □ Au nombre de registre interne du microprocesseur

## <u>Question 5 (½ pt)</u>: un microprocesseur avec un bus d'adresse de 16 bits et un bus de données de 8 bits dispose d'une capacité d'adressage de :

- d 64 octets
- □ 1 kilooctets
- 64 kilooctets
- □ 1 kilo mots
- □ 64 kilobits

Question 6 (1/2 pt): le registre accumulateur :







Sert à mémoriser un des deux opérandes d'une opération arithmétique ou logique

Sert à mémoriser les situations de conflits dans l'UAL (débordement, retenue, etc.)

Sert à fournir l'adresse de la prochaine instruction à exécuter

Sert à mémoriser la valeur du pointeur de code dans le cas d'un appel à un sous-programme

□ Sert à gérer la pile (suite aux instructions PUSH et POP)

## <u>Question 7 (½ pt)</u>: parmi les modes d'adressages mémoire utilisées par le microprocesseur on trouve:

- □ L'adressage impératif
- □ L'adressage par la pile
- □ L'adressage par accumulateur
- L'adressage par le pointeur de code

#### Question 8 (½ pt) : gestion de la pile

- ☐ Les instruction CALL et JMP sont équivalentes
- i'instruction PUSH place un octet dans la pile et incrémente le registre SP
- □ L'instruction POP retire un octet de la pile et incrémente le registre SP
- □ L'instruction JMP provoque la mémorisation automatique du registre PC dans la pile
- □ Le registre SP est automatiquement incrémenté suite à l'instruction JMP

## Question 9 (½ pt): les échanges entre le système à microprocesseur et les périphériques peuvent se faire :

- Par interruption
- □ Par liaison série
- □ Par liaison parallèle
- Par port USB
- □ Par mémoire superposée

<u>Question 10 (½ pt)</u>: sur un microprocesseur 8 bits de type 8080, l'instruction CALL 1234 (appel du sous-programme logé à l'adresse 1234), nécessite :

- □ Un accès mémoire
- Deux accès mémoire
- Trois accès mémoire
- □ Quatre accès mémoire
- □ Cinq accès mémoire



### Exercice 2 : Association de boitiers mémoires et mise en œuvre de décodage (6 pts)



On dispose d'un microprocesseur possédant 8 lignes de données D[0..7], 20 lignes d'adresses A[0..19], une ligne R (Read), une ligne WR (Write). On souhaite mettre en œuvre ce processeur avec une zone mémoire programme (EPROM) de 8 Kilo-octets et une zone mémoire données (RAM) de 96 Kilooctets. La zone programme (EPROM) commencera à l'adresse E0000H, la zone de données (RAM) à l'adresse 00000H. On utilisera un ou plusieurs boîtiers SRAM et EPROM décrits dans la figure suivante:



- 1. Quelles est, en kilo-octets, la taille :
  - a. de l'espace mémoire adressable par le CPU?  $2^{A} \times 0 = 2^{30} \times 8 = 2^{10} \times 2^{10} \times 8 = 4024 \text{ Kio}$
  - b. du boîtier de mémoire RAM?  $2^{15} \times 8 = 2^{5} \times 2^{15} \times 8 = 32 \text{ Kio}$
  - c. du boîtier de mémoire EPROM ?  $2^{13} \times 8 = 2^{3} \times 2^{\circ} \times 8 = 8 \text{ Kio}$
- Combien de boitiers mémoires sont nécessaires pour : 2.
  - a. réaliser la zone programme (EPROM) : 1 boitier EROM
  - b. réaliser la zone de données (RAM): 3 boitres RAM
- 3. Complétez la cartographie mémoire de cette application, en précisant les adresses des limites de chacun des boitiers mémoires utilisés et leurs capacités respectives ?





4. En déduire l'expression du décodage de chacune des lignes de sélection des boîtiers. Vous appellerez ces lignes « CS-ROM-n°i » et « CS-RAM-n°i » ?

CS-ROM1 =

CS-ROM n =

CS-RAM 0 = A19, A18, A17, A16, A15

CS-RAM 1 = A19, A18, A17, A16, A15

CS-RAM n = A19 A18 A17, A16. A15

Exercice 3: pagination de la mémoire (6 pts)

Pour la mémoire paginée suivante, chaque adresse virtuelle comporte un numéro de page (3bits) et un déplacement dans la page sur (12 bits). La mémoire principale contient 16384 mots et on dispose de la table des pages suivante :



Quelle est la taille des pages ? 212 = 4096 mots



- Quelle est le nombre de pages physiques ? 16384 = 4 pages physiques
- Quelles sont les limites d'adresses des pages virtuelles 3, 5 et 7 ?



Donner la liste des adresses virtuelles qui provoqueront des défauts de pages ?

Donner les adresses physiques correspondantes aux adresses virtuelles suivantes (les adresses sont donnés sous forme de numéro de page virtuelle : déplacement dans la page) :



### Partie 4 : liaison série (2 pts)

- Quel est le **débit en caractères** (8 bits de données + le bit de parité) d'une ligne avec une capacité de transmission de 9600 bits/seconde dans les :
  - o d'une transmission synchrone :

820miles = 900 2 1066 caractères/seconde

o d'une transmission asynchrone avec un bit de START et un bit de STOP

8 données +
parité + start 11 = 872 coractères / seconde.

Quelle est l'allure du signal émit dans le cas de la transmission du caractère « C » (code ascii 43 : 0100 0011) en mode asynchrone avec un contrôle de parité paire ? (compléter le schéma cidessous.

